密码算法的FPGA实现和加速优化
一、项目分类
显著效益成果转化
二、成果简介
主要针对密码算法的FPGA实现和加速优化。其特征在于,系统通过软硬件协同实现不同认证机制,系统包括硬件认证模块和软件功能模块。利用FPGA的可编程逻辑电路部分实现认证机制算法的硬件加速。
集成电路中差分对管的失调电压或者带隙电压会随着温度和电源电压的变化而产生漂移,从而恶化前台校正的结果。经过理论分析、模拟仿真和实际电路测试,我们发现这种由温度和电源电压变化而引起的失调漂移呈现一定的线性特征,可以用线性内插或者反馈的方式对失调漂移进行校正,从而无需传统的后台校正电路,具有校正电路简单、对比较器正常工作无干扰、精度高等优点。
厦门大学
2022-07-27