高等教育领域数字化综合服务平台
云上高博会服务平台 高校科技成果转化对接服务平台 大学生创新创业服务平台 登录 | 注册
|
搜索
搜 索
  • 综合
  • 项目
  • 产品
日期筛选: 一周内 一月内 一年内 不限
一种基于多核处理器的高速印花机图像数据旋转处理系统及方法
本发明公开了一种基于多核处理器的高速印花机图像数据旋转处理系统,包括数据接收设备、数据解析处理设备、数据传输通道和数据输出设备。本发明还公开了一种基于多核处理器的高速印花机图像数据旋转处理方法,其通过以太网接口接收数据,利用处理器的多个核并行处理数据,由FPGA实现数据的输出。相比现有技术,本发明系统及方法能够大大提高数据的旋转效率以及吞吐量,从而实现数码印花机的高效能产出。
浙江大学 2021-04-11
一种基于多核处理器的高速印花机图像数据旋转处理系统及方法
本发明公开了一种基于多核处理器的高速印花机图像数据旋转处理系统,包括数据接收设备、数据解析处理设备、数据传输通道和数据输出设备。本发明还公开了一种基于多核处理器的高速印花机图像数据旋转处理方法,其通过以太网接口接收数据,利用处理器的多个核并行处理数据,由FPGA实现数据的输出。相比现有技术,本发明系统及方法能够大大提高数据的旋转效率以及吞吐量,从而实现数码印花机的高效能产出。
浙江大学 2021-04-11
一种适用于 RFID 安全通信的椭圆曲线加密协处理器
本发明公开了一种适用于 RFID 安全通信的椭圆曲线加密协处 理器,所述协处理器包括寄存器阵列、模算术逻辑单元和 ECC 协处理 器指令控制器,所述寄存器阵列用于存储椭圆曲线加密计算过程中的 椭圆曲线参数、私钥、计算过程数据以及计算结果;所述模算术逻辑 单元包括加法电路、乘法电路、平方电路、控制单元和寄存器 T,用 于完成加法、乘法、平方运算;所述 ECC 协处理器指令控制器用于对 所述模算数逻辑单元发送加法、乘法、
华中科技大学 2021-04-14
一种计算机中央处理器的抗干扰方法
计算机控制系统的抗干扰是计算机软、硬件设计中必须考虑的重要问题,而程序计数器 PC 的抗干扰俗称 “ 程序跑飞 ” 问题,又是设计中需主要解决的问题之一。现有解决 “ 程序跑飞 ” 的常用方法包括设置 “Watchdog” 监视器、设置程序指针陷阱或使用复位指令等。通过对计算机控制系统抗干扰的研究,在 “ 程序跑飞 ” 的故障中,程序计数器 PC 的内容变化有一定规律的。我们以 PC 被干扰后其内容分布在程序存储器空间的区域不同,将干扰分为三种: Me 区干扰; Mo 区干扰; Mf 区干扰。该专利提供一种计算机中央处理器的抗干扰方法,其硬件设计简单、使用操作简便,能够简易能快速发现程序在空白程序存储区 Me 和空闲程序存储区 Mf 的干扰问题。
西安科技大学 2021-04-11
一种面向 X86 多核处理器的数据流程序调度方法
本发明公开了一种面向多核系统的数据流编译优化方法,包括:确定计算任务与处理器核映射的任务划分和构造软件流水线调度;根据所述多核处理器的结构特性和数据流程序在多核处理器上的执行情况做核间缓存(Cache)优化步骤。本发明的方法将数据流并行调度与多核架构的缓存结构相关优化结合起来,充分发挥了多核处理器的高并行性,而且针对多核系统的层次性缓存结构和缓存原理,优化了计算任务对通信缓冲区的访问,进一步提高了目标程序的吞吐率。
华中科技大学 2021-04-14
一种飞船高速通信处理器上行链路的测试系统及方法
本发明提供一种基于 IPOVERCCSDS 标准的新一代飞船高速通信处理器上行链路的地面测试系统 及方法,首先模拟产生地面测控中心需要发送至飞船的所有数据,包括视频/话音数据、网络数据和遥控 数据;再将数据封装成 CCSDS 数据包;将封装好的 CCSDS 数据包先进行信道编码、加扰,然后根据 模拟数据产生速率生成填充数据,从而以恒定速率通过 LVDS 接口将所有数据发送给飞船高速通信处理 器;最后通过对模拟数据和飞船高速通信处理器输出数据的比
武汉大学 2021-04-14
高性能非制冷红外探测器芯片
        技术成熟度:技术突破         研发团队以设计制备宽光谱超材料吸收器和像元级集成红外探测器为研究主线,在超薄宽带高吸收原理与策略、材料/器件设计与制备方面取得了突破性进展。围绕器件吸收率低、噪声等效温差(NETD)大、集成兼容性差的难题,提出了无损与损耗型介质结合、多模谐振耦合光吸收的思路,获得超薄宽带高吸收率材料;提出将超薄宽带高吸收率材料与非制冷红外探测器像元级集成新思路,获得了宽谱、NETD小、多色探测的非制冷红外探测器,NETD降低3倍,研究成果已在中国兵器北方夜视广微科技应用转化。         意向开展成果转化的前提条件:中试放大及产业化工艺开发资金支持
东北师范大学 2025-05-16
一种基于二维 FFT 处理器的行转置架构设计方法
本发明公开了一种二维 FFT 处理器的行转置架构,具有以下特点:FFT 处理器包含片上行转置存储器,用于保存图像行变换结果。当行变换结果超过该片上存储器容量时,每行变换结果的前 2k 个数据写入片上行转置存储器,剩余数据写入片外 SDRAM,k 根据行变换结果和片上行转置存储器容量计算得到。此时,将片上行转置存储器一分为二,记为存储器 A、B,用于保存行变换部分结果以及暂存片外SDRAM 读出数据。在从存储器 A 或
华中科技大学 2021-04-14
星上光学遥感数据处理SoC芯片(产品)
成果简介:当前已经完成成果:已完成星上实时云剔除、关键区域/目标的快速提取算法研究;实现了光学遥感星上处理SoC芯片功能样片研制和测试,单片可实现155Mbps输入速率的实时处理,功耗小于600mw。 2015年完成成果:完成高性能、抗辐照星上光学遥感数据SoC处理器研发,并基于自主芯片构建星上并行实时处理原型样机,实现星上90%以上实时云剔除、关键区域/目标的快速提取等智能实时处理。 项目来源:民口863项目 技术领域:地球观测与导航技术
北京理工大学 2021-04-14
第五代移动通信核心处理芯片研发
随着下一代无线通信技术的发展,迫切需要一种兼具可演进性(Evolvable)、可扩展性(Scalable)和高性能、低功耗特性的新型计算系统来满足成指数增长的计算性能的需求。 可重构计算(Reconfigurable Computing)近年来出现的一种将软件的灵活性和硬件的高效性结合在一起的计算方式,其基本思想是:计算机通过一个主处理器加上一组可重构硬件来组成,其中主处理器负责控制可重构硬件的行为,可重构硬件由配置信息流驱动,通过剪裁、重组大量计算资源,专注地加速执行某一特定任务。在灵活性方面,可重构计算系统具有与通用处理器相似的可编程性;在能量效率上,可重构计算接近专用计算电路。 研究内容: 1.  基于粗粒度可重构计算的计算密集型通信算法实现; 2.  粗粒度紧耦合多核可重构计算阵列硬件架构; 3.  高灵活性、高可扩展性的可重构片上存储阵列硬件架构; 4.  低功耗可重构处理器片上负载均衡和资源管理。
北京交通大学 2021-04-13
首页 上一页 1 2 3 4 5 6
  • ...
  • 403 404 下一页 尾页
    热搜推荐:
    1
    云上高博会企业会员招募
    2
    64届高博会于2026年5月在南昌举办
    3
    征集科技创新成果
    中国高等教育学会版权所有
    北京市海淀区学院路35号世宁大厦二层 京ICP备20026207号-1