|
广州创龙电子科技有限公司
DSP+FPGA 、DSP+ARM 双核教学实验箱
基于TI TMS320C6748定点/浮点DSP C674x + Xilinx Spartan-6 FPGA处理器,主频 456MHz,高达 3648MIPS 和 2746MFLOPS 的运算能力,通信速度可高达228MByte/s

DSP+FPGA 、DSP+ARM 双核教学实验箱

关键词: DSP+ARMDSP+FPGA嵌入式双核教学实验箱
【产品展区】 实训及机电类 进入展区
50
0
0
对产品感兴趣请联系:
联系人: 黄继豪
邮箱: hjh@************ 查看完整邮箱
产品介绍

1、DSP+FPGA -C6000+Spartan-6系列

 

1.嵌入式DSP+FPGA双核实验箱:TL6748F-TEB(点击官网可查看)

 

基于TI TMS320C6748定点/浮点DSP C674x + Xilinx Spartan-6 FPGA处理器,主频 456MHz,高达 3648MIPS 和 2746MFLOPS 的运算能力,通信速度可高达228MByte/s。

 

图 1 TL6748F-TEB实验箱外观图

图 2 TL6748F-TEB实验箱结构图

2、DSP+FPGA -C2000+Spartan-6系列

 

1.嵌入式DSP+FPGA双核实验箱:TL28335F-TEB(点击官网可查看)

 

基于TI TMS320F28335浮点DSP C28x + Xilinx Spartan-6 FPGA处理器,主频为150MHz。

 

图 3 TL28335F-TEB实验箱外观图

图 4 TL28335F-TEB实验箱结构图

 

3、DSP+FPGA -C6000+Kintex-7系列

 

1.嵌入式DSP+FPGA双核实验箱:TL6678F-TEB(点击官网可查看)

 

基于TI KeyStone C66x多核定点/浮点DSP TMS320C6678 + Xilinx Kintex-7 FPGA的高性能信号处理器。

 

图 5 TL6678F-TEB实验箱外观图

图 6 TL6678F-TEB实验箱结构图

 

4、DSP+ARM-C6000+Cortex-A9系列

 

1.嵌入式DSP+ARM双核实验箱:TL138-TEB(点击官网可查看)

 

基于TI OMAP-L138(定点/浮点DSP C674x + ARM9) + Xilinx Spartan-6 FPGA处理器。其中DSP+ARM双核主频456MHz,高达3648MIPS和2746MFLOPS的运算能力。

 

图 7 TL138F-TEB实验箱外观图

图 8 TL138F-TEB实验箱结构图

 

欢迎联系

手机(微信同号):13316151272

产品资质
质量管理体系
产品留言专区 (0条)
确定
取消
交换名片
取消
确定