已有样品/n该款ADC 采用了基于量程辅助、逐次逼近、流水线等技术的混合型架构,在国际上首次提出高增益(32 倍)PVT 不敏感的时间域放大器,显著降低了ADC 的功耗及校准算法复杂度,提出了量程辅助的悬空电容阵列开关算法及预开窗异步控制逻辑,提高了ADC 的转换速率。该ADC 在130nm CMOS 工艺下流片成功,有效核心面积0.22 mm2。测试结果表明,在1.2 V 供电、50 MS/s 转换速率下,输入信号为2 MHz时