研发阶段/n内容简介:本测试机采用基于现场可编程门阵列(FPGA)和PC104嵌人式工业控制计算机的架构。以PC104为主机,以FPGA及其相应的电路为从机。上位机采用基于Windows的系统软件开发。将测试速度相关的测试控制逻辑、基本测试算法全部移植于FPGA中,从硬件上提高测试机系统速度。将实时性要求不高的人机界面、测试数据处理、上层测试算法及规划由上位机PC104完成。由于测试硬件电路的控制不是由PC104完成,可在不影响系统测试速度下进行复杂测试算法处理,实现测试与数据处理并行操作,提高系统
扫码关注,查看更多科技成果