本实用新型涉及功率放大器技术,具体涉及基于 FIR 数字滤波器原理的数字幅频均衡功率放大器装 置,包括依次连接的信号预处理模块、前级放大模块、数字幅频均衡模块、DAC 后级滤波模块和功率 放大模块,与数字幅频均衡模块连接的 FPGA 模块,以及与 FPGA 模块连接的触摸屏模块。该放大器装 置基于 FPGA,以嵌入式处理器 NIOSⅡ为控制核心,输出功率可达到 10W,电路效率达 66%,经过数 字幅频均衡处理后,以 10KHz 时输出信号电压