高等教育领域数字化综合服务平台
云上高博会服务平台 高校科技成果转化对接服务平台 大学生创新创业服务平台 登录 | 注册
|
搜索
搜 索
  • 综合
  • 项目
  • 产品
日期筛选: 一周内 一月内 一年内 不限
一种基于 NiosII 处理器的编码器接口测试装置
本发明公开了一种基于 Nios-II 处理器的编码器接口测试装置, 包括 FPGA 芯片和与其相连的增量式 TTL 接口模块、增量式正余弦接 口模块、绝对式接口模块、显示屏和 PS/2 接口设备,其中,增量式 TTL 接口模块用于与增量式 TTL 接口类型的编码器连接,增量式正余 弦接口模块用于与增量式正余弦接口类型的编码器连接,绝对式接口 模块用于与绝对式编码器连接,以将其输出的串行数字信号进行差分 信号和单端信号之间相互转换, FPGA 芯片包括有内嵌在片内的 NiosII 处理器,其对输入的信号进行处理,实现对编码器接口的测试。本发 明的装置可以解决现有编码器测试平台中编码器接口不能相互兼容问 题和携带不方便问题,具有成本低、功能强、体积小、结构紧凑、集 成度高的特点。 
华中科技大学 2021-04-11
类脑神经网络处理器芯片设计与应用研究
一、项目简介 随着AlphaGo及其Zero的相继推出,近年来以神经网络计算为基础的深度学习及相关优化算法已成为人们研究AI的热点。深度学习算法在AlphaGo中的成功应用主要是依赖神经网络监督学习的网络层次及神经元数量提升,而其Zero的应用不同则是在于引进了博弈优化的思想,这就给以并行计算为核心的神经网络优化算法理论研究提供新的思路。 鉴于传统神经网络优化算法面临非全局优化的难题,我们基于吉布斯分布采样优化计算,提出一种以脉冲神经元构成的混合网络结构动力学系统来实现的神经网络全局优化算法,引进纳什平衡理论来优化的神经网络计算方案,并设计一款相应的通用神经网络并行处理器芯片,以新型芯片编程架构模拟人脑功能进行感知、行为和思考新型芯。 二、前期研究基础 本团队主要是由厦门大学福建省集成电路设计工程技术研究中心、厦门大学集成电路设计与测试分析福建省高校重点实验室的教师与学生组成的,主要从事人工智能、网络通讯、集成电路设计、纳米单电子器件等方面的研究工作,并积累了深厚的研究基础。团队首席科学家郭东辉教授十多年前曾在美国加州Berkeley 大学非线性电路实验室访问,从事有关细胞神经网络(CNN)有关课题的研究,先后主持国家自然科学基金项目五项,其中与神经网络研究内容相关的有两项,分别是《视觉神经网络光电集成系统的研究》(批准号:69686004)和《混沌神经网络加密算法及其相应集成电路的设计研究》(批准号:60076015)。 本团队同时也是厦门市集成电路设计公共服务平台的主要技术支撑单位。在厦门市科技重大专项经费的支持下,我们配备了开展模拟及数字SOC 芯片设计所需要的各种EDA 工具和IC 测试设备。此外,厦门集成电路设计公共服务平台也是TSMC、SMIC 等芯片制造厂重要合作伙伴,并与厦门联芯、三安集成等芯片制造厂也有长期的合作协议,可以进行包括射频及功率芯片在内各类模拟及数字SOC 芯片的设计流片。同样,在学校211 和985 经费的支持下,本团队也独立配备了8 台IBM 服务器分别运行MATLAB、OPNET、SPW、ANSYS、Silvaco TCAD 等系统设计与器件工艺仿真工具。本团队所在的微电子与集成电路学科也已列入我校“双一流”建设学科,有关类脑芯片设计相关课题研究所需要的科研环境建设将得到重点支持。特别是厦门联芯公司在量产后,已将本团队作为其先导技术开发的重要合作伙伴,也委托我们开发相应的器件模型及电路工艺库。在厦门火炬高新区及厦门市IC 平台的支持下,厦门联芯公司还可以为我们团队提供免费的MPW流片业务。 自2009年,本团队与福建新大陆电脑股份有限公司签署 “共建SoC联合实验室”以来,基于该平台,每年合作项目经费近百万,同时还完成了多项横向合作项目:面向金融、税控的专用信息处理与控制SoC芯片开发、安全密码算法研究、区块链接技术研究等等,培养了大批优秀的硕士毕业生;厦门市美亚柏科信息股份有限公司是本团队的长期合作伙伴之一。 总之,不管从算法理论研究还是从应用技术开发来看,本课题组已具备相当优秀的研究基础和研究经验,以及显著的前沿技术攻关能力。 三、应用技术成果我们的相关研究成果也得到企业界的重视和肯定,课题组先后承担过如深圳 华为公司首歀交换芯片项目的调度算法设计、福建新大陆首款二维码识别芯片的算法及后端版图综合设计、台湾盛群公司首款32 位处理器及专用处理器编译器开发和厦门元顺公司多款电源管理芯片的设计。最近课题组还为我国某研究机构开发28nm 的低功耗设计流程专门设计一款挂载加可重构解密算法协处理器的32 位通用处理器验证芯片。
厦门大学 2021-04-11
后 E 级时代的新型高能效处理器体系结构
研发阶段/n拟突破传统的控制流模式,开展新型高能效处理器体系结构的研究,主要研究 内容包括:(1)新型的并行计算模型,拟研究支持控数协同的新型并行计算模型, 为高能效处理器体系结构提供理论指导;(2)新型的高能效处理器体系结构,拟 研究新型计算模型指导下的控数协同处理器体系结构,兼顾通用性和高能效;(3) 基于新器件的高能效体系结构,拟研究基于超导器件的高能效体系结构设计,以进 一步提升处理器能效比;(4)高能效体系结构和应用的协同优化,拟研究后E级计 算典型应用和控数协同体系结构的协同优化,验证新
中国科学院大学 2021-01-12
基于忆阻器实现计算与存储融合的处理器及其操作方法
本发明公开了一种基于忆阻器实质蕴涵操作的计算与存储融合 的处理器及其操作方法;该处理器由多个计算与存储融合单元 (Computing&、Memory-Unit,CMU)通过通信网络相连接。本发明 中使用一种能记忆电阻的器件,即忆阻器。在设计电路时,忆阻器的 阻变特性已参与完成相应的计算,并将计算结果用忆阻器的阻态来保 存,省去了传统计算机系统中将计算结果输出到存储器的步骤,实现 计算与存储的融合。通过通信网络
华中科技大学 2021-04-14
基于忆阻器实现计算与存储融合的处理器及其操作方法
本发明公开了一种基于忆阻器实质蕴涵操作的计算与存储融合 的处理器及其操作方法;该处理器由多个计算与存储融合单元 (Computing&、Memory-Unit,CMU)通过通信网络相连接。本发明 中使用一种能记忆电阻的器件,即忆阻器。在设计电路时,忆阻器的 阻变特性已参与完成相应的计算,并将计算结果用忆阻器的阻态来保 存,省去了传统计算机系统中将计算结果输出到存储器的步骤,实现 计算与存储的融合。通过通信网络
华中科技大学 2021-04-14
图形数据采集器(expert)
产品详细介绍图形数据采集器Expert将平板电脑与数据采集器整合在一起,具有电脑的一切功能,同时兼具数字化实验系统的功能。Expert使用便捷,采集快速(采集频率30kHZ),经济实用。在一次实验中可以最多使用4个传感器进行测量,4个输入通道完全相同。
江苏苏威尔科技有限公司 2021-08-23
图形数据采集器(Pad)
产品详细介绍图形数据采集器(Pad)具有平板电脑和数字化实验系统的一切功能。体积小,携带方便,使用便捷,采集快速,待机时间长,经济实用。采用当今流行的Android操作系统,支持多点触控,界面华丽,可操作性强。可同时连接4个传感器进行测量。
江苏苏威尔科技有限公司 2021-08-23
高端制造三维图形处理系统
激光制造、增材制造等高端制造技术,在精密加工、航空航天部件加工等众多领域得到大量的应用,可以完成传统加工系统不能完成的大量加工工艺。因为制造工艺复杂,应用涉及众多重要领域,并且所涉及的三维图形处理和控制等核心技术一直掌握在国外厂商手里,因此外国一直将这些高端制造技术对中国进行严格的出口管控,相关技术和系统也成为了中国急需突破的卡脖子工程。其中,三维图形处理系统是高端制造系统中极为核心的功能系统,相关技术也被国外所严格管控,国内有众多技术空白需要突破。 针对该现状,我们对相关核心技术进行了多年的研究,投入了大量的人力物力进行了系统研发,在关键技术上形成了突破,并研制出了可用于替代国外产品的核心系统。也因为我们所形成的技术积累,我们承担了第一批国家重点研发计划项目“航空航天典型部件激光制造”中的三维图形处理系统的研究任务,并在实际应用场景中对我们的技术和系统进行了有效验证。 主要技术指标 (1)可以解析众多主流三维图形文件,读写其中的各种三维模型数据。 (2)可以分析三维对象的拓扑缺陷。 (3)可以多种方式在三维加工对象表面布局复杂加工图案。 (4)可以按照加工工艺参数,完成加工区域划分、图案分割和图元空间投影等复杂的功能。 (5)可完成工件装夹定标、加工区域边界输出、加工路径优化等丰富的功能。 (6)输出可加工的区域图案文件,供 5 轴联动数控中心执行加工操作。 (7)直观的图形操作功能。
西安电子科技大学 2023-03-17
一种嵌入式处理器的未知恶意代码检测方法
本发明公开了一种嵌入式处理器的未知恶意代码检测方法,包 括创建嵌入式系统自体集、生成检测器集、检测未知恶意代码的步骤; 在处理器指令级对系统内正常程序的指令序列信息进行采集编码生成 二进制串集合作为自体集,随机生成二进制串作为候选检测器,并将 其与自体集中的元素进行否定选择生成检测器集;利用检测器集里的 二进制串与从指令级收集到的待检测代码的行为信息二进制串进行匹 配;采用双阈值的海民规则进行自体集的二进制串、检测器
华中科技大学 2021-04-14
一种适用于 RFID 安全通信的椭圆曲线加密协处理器
本发明公开了一种适用于 RFID 安全通信的椭圆曲线加密协处 理器,所述协处理器包括寄存器阵列、模算术逻辑单元和 ECC 协处理 器指令控制器,所述寄存器阵列用于存储椭圆曲线加密计算过程中的 椭圆曲线参数、私钥、计算过程数据以及计算结果;所述模算术逻辑 单元包括加法电路、乘法电路、平方电路、控制单元和寄存器 T,用 于完成加法、乘法、平方运算;所述 ECC 协处理器指令控制器用于对 所述模算数逻辑单元发送加法、乘法、
华中科技大学 2021-04-14
首页 上一页 1 2 3 4 5 6
  • ...
  • 390 391 下一页 尾页
    热搜推荐:
    1
    云上高博会企业会员招募
    2
    63届高博会于5月23日在长春举办
    3
    征集科技创新成果
    中国高等教育学会版权所有
    北京市海淀区学院路35号世宁大厦二层 京ICP备20026207号-1