高等教育领域数字化综合服务平台
云上高博会服务平台 高校科技成果转化对接服务平台 大学生创新创业服务平台 登录 | 注册
|
搜索
搜 索
  • 综合
  • 项目
  • 产品
日期筛选: 一周内 一月内 一年内 不限
一种基于 FPGA 的工业智能相机
本实用新型提供一种工业智能相机,包括成像模块、主控制模块、传输模块、电源模块和存储模块,成像模块包括 CMOS 图像传感器及外围电路,主控制模块为 FPGA 芯片,包括图像采集控制模块、图像预处理模块、图像高级处理模块、传输控制模块和存储控制模块。本实用新型提供的工业智能相机采用 FPGA 芯片实现全部图像处理功能,避免了复杂的 FPGA 与 DSP 的交互设计,充分发挥 FPGA 以硬件电路实现算法的处理速度快、性能稳定等优势,相机的集成度高、整体尺寸小、重量低、功耗少,特别适用于对相机尺寸和图像
华中科技大学 2021-04-14
千万门级抗辐照 、军用级 FPGA 芯片器件
现场可编程门阵列(Field-Programmable Gate Array,FPGA)是半导 体集成电路领域的一类通用核心器件,在国民经济的各个领域有着广 泛的应用。美国厂商垄断了全球几乎所有的 FPGA 芯片市场,而我国 的航空航天技术和国防工业对 FPGA 芯片有超大量的需求和严重的 依赖,高端 FPGA 技术和芯片产品被美国等列为对华出口的严格限制 清单中,严重制约了航空航天技术和国防工业发展。针对上述问题, 项目组通过自主创新研制
复旦大学 2021-01-12
一种基于 FPGA 的 EtherCAT 主站装置
本发明公开了一种基于 FPGA 的 EtherCAT 主站装置,包括 EtherCAT 总线接口 RJ45、网络隔离变压器、PHY 芯片、FPGA 模块和PCI/ARM 扩展接口。FPGA 模块通过 PCI/ARM 扩展接口接收到 CPU 传送给 FPGA 模块的数据,FPGA 模块内部的 EtherCAT&nb
华中科技大学 2021-04-14
一种用于相干解调的 FPGA 时序优化方法
本发明公开了一种用于相干解调的 FPGA 时序优化方法。所述 FPGA 时序优化方法包括对 FPGA 进行流水线设计;判断是否存在总 延时超过延时阈值δ的路径;判断目标路径中逻辑延时与布线延时的 比值 k 是否大于等于延时比例阈值ε;将所述目标路径对应算法模块 中的算法设置为穷举法,并将该算法模块所有可能的计算结果存储于 只读存储器中;重新设置 FPGA 的最大扇出直至所有路径总延时的最 大值小于等于延时阈值δ。本发明通过逻辑优化的方法,从而解决了 有反馈或者迭代运算而不能使用流水线设计进行优化的问
华中科技大学 2021-04-14
ALTERA 2C5 CYCLONE-II FPGA实验箱
该设备以ALTERA CYCLONE-II FPGA为主处理器,配以存储器、ADC/DAC、RS232/RS422/I C/SPI/PS2等串行通信总线、LCD/LED/数码管/VGA接口等显示设备以及音频/蜂鸣器/日历/温度/红外等电路。 同时,设备配备了EMOD扩展接口,增加了实验的多样性与创新性。
上海皮赛电子有限公司 2021-02-01
ALTERA 2C5 CYCLONE-II FPGA学习板
EMOD扩展模块是由上海皮赛电子有限公司设计、生产的一系低速外围应用电路模块。
上海皮赛电子有限公司 2021-02-01
ALTERA 5CEFA2 CYCLONE-V FPGA实验箱
该设备以ALTERA CYCLONE-V FPGA为主处理器,配以存储器、ADC/DAC、RS232/RS422/I C/SPI/PS2等串行通信总线、LCD/LED/点阵管/数码管/VGA接口等显示设备以及音频/蜂鸣器/日历/温度/红外等电路。同时,设备配备了EMOD扩展接口,增加了实验的多样性与创新性。
上海皮赛电子有限公司 2021-02-01
XILINX 6SLX25 SPARTAN-6 FPGA实验箱
XILINX 6SLX25 SPARTAN-6 FPGA教学实验箱以XILINX SPARTAN-6 FPGA为主处理器,配以存储器、ADC/DAC、RS232/RS422/I C/SPI/PS2等串行通信总线、LCD/LED/点阵管/数码管/VGA接口等显示设备以及音频/蜂鸣器/日历/温度/红外等电路。同时,设备配备了EMOD扩展接口,增加了实验的多样性与创新性。
上海皮赛电子有限公司 2021-02-01
基于 FPGA 和多核 DSP 的图像传输及处理系统
本发明公开了一种基于 FPGA 和多核 DSP 的图像传输及处理系统,包括 PC、PCI 桥、双通道切换开关、FPGA、多核 DSP、晶振、电源以及两存储器;PC 通过 PCI 桥连接 FPGA,FPGA 连接双通道切换开关,双通道切换开关连接两存储器和 DSP,DSP 通过 HPI 接口连接 FPGA,电源分别连决 FPGA 和 DSP;PC 将图像数据通过 PCI 桥传送到 FPGA,FPGA 对图像数据进行 FIFO 缓存。本发明通过乒乓的方式将连续图像数据在两存储器之间轮番交替存储并交替送至
华中科技大学 2021-04-14
一种基于 FPGA 实现光纤高速实时通信的装置
本发明公开了一种基于 FPGA 实现光纤高速实时通信的装置, 包括应用层、传输层和物理层,传输层包括由发送端和接收端构成的 FPGA 内核控制模块,发送端包括接收并缓存应用层数据的第一存储模块、根据应用层同步周期完成数据成帧发送的发送端控制器和对数 据编码并发送至物理层的编码模块;接收端包括从物理层接收数据并 解码的解码模块、完成数据解帧接收并将从物理层接收的 10 位串行数 据流中恢复出的时钟作为接收端工作时钟,通过同步字符中间对齐方 式
华中科技大学 2021-04-14
首页 上一页 1 2 3 4 下一页 尾页
热搜推荐:
1
云上高博会企业会员招募
2
63届高博会于5月23日在长春举办
3
征集科技创新成果
中国高等教育学会版权所有
北京市海淀区学院路35号世宁大厦二层 京ICP备20026207号-1