|
华中科技大学
华中科技大学 教育部
  • 74 高校采购信息
  • 3409 科技成果项目
  • 0 创新创业项目
  • 0 高校项目需求

一种基于 NiosII 处理器的编码器接口测试装置

2021-04-11 00:00:00
云上高博会 https://heec.cahe.edu.cn
关键词: 编码器接口
点击收藏
所属领域:
先进制造与自动化
项目成果/简介:

本发明公开了一种基于 Nios-II 处理器的编码器接口测试装置, 包括 FPGA 芯片和与其相连的增量式 TTL 接口模块、增量式正余弦接 口模块、绝对式接口模块、显示屏和 PS/2 接口设备,其中,增量式 TTL 接口模块用于与增量式 TTL 接口类型的编码器连接,增量式正余 弦接口模块用于与增量式正余弦接口类型的编码器连接,绝对式接口 模块用于与绝对式编码器连接,以将其输出的串行数字信号进行差分 信号和单端信号之间相互转换, FPGA 芯片包括有内嵌在片内的 NiosII 处理器,其对输入的信号进行处理,实现对编码器接口的测试。本发 明的装置可以解决现有编码器测试平台中编码器接口不能相互兼容问 题和携带不方便问题,具有成本低、功能强、体积小、结构紧凑、集 成度高的特点。 

项目阶段:
试用
会员登录可查看 合作方式、专利情况及联系方式

扫码关注,查看更多科技成果

取消