本发明公开了一种基于忆阻器的非易失 D 触发器电路;包括忆阻器 ME、定值电阻 R、第一 MOS 管、第二 MOS 管、第三 MOS 管、第一反相器 N1、第二反相器 N2 和第三反相器 N3 以及将忆阻器与定值电阻串联构成的分压电路模块。主要是利用了忆阻的非易失和阻值随流经本身的电荷大小改变的特性,实现了触发器的锁存以及触发功能。本发明所构建 D 触发器不仅具有传统触发器的功能,而且具备响应速度快以及非易失性的特点