高等教育领域数字化综合服务平台
云上高博会服务平台
高校科技成果转化对接服务平台
大学生创新创业服务平台
登录
|
注册
|
搜索
搜 索
综合
项目
产品
日期筛选:
一周内
一月内
一年内
不限
芯片
研发技术
围绕自主通用处理器,研发操作系统及其之上的核心 API 软件,支撑国家信息化建设,并致力于构建区别于 Wintel 和 AA 之外的世界第三套信息化生态体系 。
中国科学技术大学
2021-04-14
阵列
天线布阵及方向图技术
随着现代无线通信技术的快速发展,许多应用场合要求天线的辐射方向图具有低副瓣的特性,为了能够更好的满足系统设计要求,往往需要把若干个天线按照某种方式排列构成阵列天线。排列方式可分别均匀和不均匀排列,其中等距阵列天线可以精确地控制各个阵元的激励,以产生低副瓣的辐射方向图,但是往往需要复杂的馈电网络,不仅提高了系统的辐射损耗,而且增加了天线系统的设计和制造难度。相比之下,不等距阵列天线具有独特的优势,如减少系统所需的阵元数量、避免辐射方向图出现栅瓣、实现低副瓣的辐射方向图和具有简单的馈电网络等等。然而,涉及阵元分布位置的辐射方向图综合问题是非线性的,使得不等距阵列天线的方向图综合比均匀阵列天线困难和复杂。团队围绕大型阵列天线设计、方向图优化特别是在布阵方面的应用已进行了系列化的研究领域,近年来完成了多个省级科技项目,重点研究涵盖了不等距阵列天线、泰勒-指数等多种复合函数模型和模组化激励幅度及其对阵列特性和方向图的多控优化技术等。发表相关的IEEE、EI检索论文10多篇,在新型阵列天线的结构设计、方向图优化等方面取得了系列成果。 从投资的角度,阵列天线批量研制工艺要求虽相对较复杂,但采用常规具有一定精度的机械加工设备或者高稳定度的PCB制版设备,就可以完成具有一定集成度的阵列结构,设备寿命较长,在高科技设计技术的保障下操作调控也很方便。扣除产品的后期包装和推广成本,利润极高,需求量大,保守估计各种类别的阵列天线年产值都会在数千万以上,属于低投入高回报的产业,核心点在于材料结构及天线设计。 项目投资额视合作关系而定,一般前期投入每个特需专项前期150~200万人民币,后期追加及提成 (不包括厂房等投入)。
厦门大学
2021-04-11
生化
芯片
点样仪
针对生化芯片加工新技术,根据生化样品特征,按照整体、高效设计,制备 出生化芯片,具有适应面广、直观,无创,高效等优点,在生物医学、食品安全 生化芯片加工等方面都具有广泛的应用前景。
重庆大学
2021-04-11
人体器官
芯片
成果介绍人体器官芯片的成功研发将有力推动我国生物医疗用芯片制造技术的发展,建立全新的生命科学实验方法;能够有效减少新药研发等对动物和临床实验的依赖,加速新药研发的流程并减少研发投入技术创新点及参数微缩人工器官,以实现对人体器官功能的模拟。器官芯片高内涵装置的设计和制造,开发了标准芯片系统及器官特异性生物材料市场前景疾病模型,药物评估,个性化医疗。
东南大学
2021-04-13
北斗导航
芯片
系列
一、领航一号 JFM7101 基带处理集成电路采用 SOC 设计,支持 10 路独立接收通道和 1 路发送通道,内部集成高性能 16 位数字信号处理器,支持多种通信接口,可实现北斗一代卫星 信号的接收与发送、出入站协议处理及接口通信等功能; 二、领航二号 JFM7201 基带处理集成电路 支持北斗二号B3、B1频点/GPS-L1频点信号的捕获跟
复旦大学
2021-01-12
智能开关
芯片
GaN系列材料具有低的热产生率和高击穿电场,是制作大功率电子器件的重要材料。利用GaN材料制造的功率管拥有承受大电流、耐高压、抗辐射,耐高温而且开关速度快的特点,非常适用于高功率微波器件。随着5G毫米波通信、工业4.0和新一代雷达的发展,这种功率微波器件将会得到更广泛的应用。但是,对于这种半导体器件的负载开关驱动提出了非常高的要求。要求负载开关驱动封装尺寸小,便于大阵列集成。并且对可靠行的要求也极高。智能功率集成电路(Smart Power Inte
南京大学
2021-04-14
高性能专用
芯片
交流伺服系统是跨行业、量大面广、节能效果显著的节能机电产品,几乎渗透到所有用机电领域,是工业、农业和国防建设及人民生活、正常生产和安全工作的重要保证。
南京大学
2021-04-14
智能视觉感知
芯片
1.痛点问题 元宇宙时代三维成像基础设备和数字终端成像及显示设备都将需要革命性的提升。同时,工业智能和基础科学的快速发展也对感知和成像极限提出了更高的需求。 现有的成像技术,即摄像头模组和3D成像模组,存在诸多技术和经济的缺陷,如抗扰动性能差、占据空间大、功耗大、成本高等,特别是随着传感芯片像素数的增加,传统光学成像系统需要多级较大的昂贵镜片才能实现高分辨率的成像性能,很难应用于手机等小型化设备上,不足以适应科技的高速发展。 “智能视觉感知芯片”将达成光学感知的技术革新并有效解决现存问题。通过数字自适应光学技术矫正系统像差和环境像差、实现高速重构目标景物高精度三维信息,进而实现使用普通的低成本小型化单镜片即可实现高分辨率成像,同时该芯片能够适用于不同的光学系统,包括大口径天文成像,实现高分辨率远距离成像,克服大气湍流干扰。 2.解决方案 团队提出“智能视觉感知芯片”概念,该种芯片拥有多项优势:全球领先的4D感知技术,自适应抗干扰;创新的透镜设计方案结合自主知识产权算法,可通过单摄像头模组实现原多摄像头模组功能,大幅降低现有成本、体积和功耗,显著提升分辨率。通过对目标场景进行多维度的密集采样,将多维度的耦合信息解耦,重构傅里叶面的非期望相位分布,实现高速大范围的自适应光学矫正,显著降低光学成像系统尺寸与成本,提升成像效果,同时具备三维深度感知能力。 合作需求 寻求消费电子等领域有相关技术开发、市场推广经验,能推广本技术落地的高科技企业,可以进行深度合作。
清华大学
2022-05-19
智能视觉感知
芯片
1. 痛点问题 元宇宙时代三维成像基础设备和数字终端成像及显示设备都将需要革命性的提升。同时,工业智能和基础科学的快速发展也对感知和成像极限提出了更高的需求。 现有的成像技术,即摄像头模组和3D成像模组,存在诸多技术和经济的缺陷,如抗扰动性能差、占据空间大、功耗大、成本高等,特别是随着传感芯片像素数的增加,传统光学成像系统需要多级较大的昂贵镜片才能实现高分辨率的成像性能,很难应用于手机等小型化设备上,不足以适应科技的高速发展。 “智能视觉感知芯片”将达成光学感知的技术革新并有效解决现存问题。通过数字自适应光学技术矫正系统像差和环境像差、实现高速重构目标景物高精度三维信息,进而实现使用普通的低成本小型化单镜片即可实现高分辨率成像,同时该芯片能够适用于不同的光学系统,包括大口径天文成像,实现高分辨率远距离成像,克服大气湍流干扰。 2. 解决方案 团队提出“智能视觉感知芯片”概念,该种芯片拥有多项优势:全球领先的4D感知技术,自适应抗干扰;创新的透镜设计方案结合自主知识产权算法,可通过单摄像头模组实现原多摄像头模组功能,大幅降低现有成本、体积和功耗,显著提升分辨率。通过对目标场景进行多维度的密集采样,将多维度的耦合信息解耦,重构傅里叶面的非期望相位分布,实现高速大范围的自适应光学矫正,显著降低光学成像系统尺寸与成本,提升成像效果,同时具备三维深度感知能力。 合作需求 寻求消费电子等领域有相关技术开发、市场推广经验,能推广本技术落地的高科技企业,可以进行深度合作。
清华大学
2022-03-03
后量子密码
芯片
作为信息化时代各领域发展的重要基础与保障,信息安全是一个不容忽视的国家安全战略。当今信息安全领域广泛使用的公钥密码体制主要都是基于经典计算机“难以求解”的数学问题所设计构造的。近些年来,随着量子计算技术的快速发展,传统公钥密码体制不再安全。一方面,Shor算法、Grover搜索算法、量子傅里叶变换等算法相继被提出,从理论上证明这些算法在量子计算机上运行可以显著缩短传统公钥密码体制所依赖数学问题的求解时间。另一方面,实际可行的量子计算机技术不断发展,2019年,Google宣布制造出53量子比特的量子处理器“悬铃木”,在绝对零度条件下可以在200秒完成超级计算机1万年的计算任务。在即将到来的“后量子时代”,我们需要更安全的密码体制来保护隐私,也就是后量子密码(Post-QuantumCryptography,PQC)。未来10年商用量子计算机将面世,在量子计算机面前,构造传统公钥密码体制所基于的数学难题将毫无安全性可言,进而依赖密码体制而构建的信息安全系统及各种应用将面临着严峻的安全问题,甚至存在被完全破解的潜在威胁,亟待研究抵御量子攻击的密码体制及其芯片实现技术。 2022年美国政府正式签署安全法案,首次将后量子密码纳入美国国家安全备忘录,同时还提出《量子计算网络安全准备度法案》,旨在指导推动信息安全系统向后量子密码学过渡。2022年9月7日,美国国家安全局(NSA)发布了《商业国家安全算法套件2.0》,其中将入选第三轮抗量子密码标准化选择的CRYSTALS-KYBER(以下简称Kyber)算法列为国家安全系统未来过渡迁移的必备算法。我国也在后量子密码领域积极跟进,参与国际竞争,于2020年发布国内首份量子安全白皮书,广泛布局后量子密码安全技术应用与产业生态。目前后量子密码算法的研究正在逐渐走向成熟与标准化,未来将有数十亿新旧设备完成从传统公钥密码体制向后量子密码算法的迁移过程。在充分考虑安全性能、算法性能、便利性和合规性的前提下,研制出符合国际标准且具有国际竞争力的后量子密码SoC芯片并应用,对于我国加快抢占后量子密码国际领先地位,保障量子时代下的信息安全具有重要意义。 图1 后量子密码在未来信息安全领域的应用 本成果提出一种应用在云计算、数据中心加密中的高性能随机数生成哈希核心算子,实现了具有灵活性和高吞吐量的可配置Keccak核心。该核心可配置为支持多个采样策略,通过高吞吐量随机数扩展发生器新型结构达到11.7Gbps的吞吐率,性能表现为目前世界最高水平。 图2 高性能后量子密码哈希核心算子 在国际上首次提出了具有侧信道SPA攻击防御机制的可配置BS-CDT高斯采样器。该设计基于CDT反演高斯采样算法,通过真随机数发生器和随机化功耗特性的电路结构,采取隐藏相关数据的防御机制,高效获取安全性更好的均匀分布随机数,并可以有效抵御时间攻击和潜在的功耗分析攻击,显著提高安全性。电路采样精度可达112bit,新型多级快速查找表结构极大缩短了概率函数分布表搜索时间,性能相较于同类设计提升近18倍。解决了高精度需求与采样速度不匹配的冲突问题,优化了概率函数分布表的存储资源,灵活划分密码系统中的高斯采样值,并有效加固了后量子密码系统数据前级的侧信道安全性。 图3 多模域计算兼容可重构算术单元 针对后量子密码计算量大,数据复杂的痛难点,优化格数学难题中的数论变换(NTT)算法,实现了一种高性能NTT硬件加速单元。采用双倍位宽乒乓式对称存储结构突破访存限制,改进模乘运算单元关键结构,提高多项式运算的效率,相比同类运算操作下最先进的设计快3.95倍。 图4 灵活指令集型后量子密码安全处理器芯片架构及版图 针对后量子密码算法的多样化计算需求,创新性地提出了一种多模域计算兼容型可重构核心算子,能够配置为不同模域下的关键运算结构,灵活支持Karatsuba、Toeplitz、NTT等运算结构。在配置为NTT结构的运算下,运算性能与美国MIT研究团队在IEEEISSCC发表的相关成果保持国际同步水平,并具备更强的灵活性与通用性。 图5 多模域计算兼容型可重构核心算子 在团队积累多年的后量子密码相关先进技术研究的基础上,在SMIC40nm工艺下实现了两款后量子密码芯片,能够兼容国际最新标准的CRYSTAL-Kyber后量子密码算法。后量子密码Kyber芯片采用了高性能流水线结构的蝶形运算单元及高速NTT运算单元,解决了加解密运算中访问存储器所带来的速度瓶颈问题。灵活指令集型后量子密码芯片采用可编程自定义指令集架构,基于多模域计算兼容的可重构算术单元与可配置多功能哈希/随机采样核心算子,在实现高性能的后量子密码运算的同时提高了芯片的灵活性与适应性。 图6 后量子密码Kyber处理器芯片架构及版图 图7 灵活指令集型后量子密码处理器芯片架构及版图
华中科技大学
2022-09-23
首页
上一页
1
2
3
4
5
6
...
36
37
下一页
尾页
热搜推荐:
1
第62届高博会将于2024年11月重庆举办
2
2024年云上高博会产品征集
3
征集高校科技成果及大学生创新创业项目