高等教育领域数字化综合服务平台
云上高博会服务平台 高校科技成果转化对接服务平台 大学生创新创业服务平台 登录 | 注册
|
搜索
搜 索
  • 综合
  • 项目
  • 产品
日期筛选: 一周内 一月内 一年内 不限
后 E 级时代的新型高能效处理器体系结构
研发阶段/n拟突破传统的控制流模式,开展新型高能效处理器体系结构的研究,主要研究 内容包括:(1)新型的并行计算模型,拟研究支持控数协同的新型并行计算模型, 为高能效处理器体系结构提供理论指导;(2)新型的高能效处理器体系结构,拟 研究新型计算模型指导下的控数协同处理器体系结构,兼顾通用性和高能效;(3) 基于新器件的高能效体系结构,拟研究基于超导器件的高能效体系结构设计,以进 一步提升处理器能效比;(4)高能效体系结构和应用的协同优化,拟研究后E级计 算典型应用和控数协同体系结构的协同优化,验证新
中国科学院大学 2021-01-12
一种基于 NiosII 处理器的编码器接口测试装置
本发明公开了一种基于 Nios-II 处理器的编码器接口测试装置, 包括 FPGA 芯片和与其相连的增量式 TTL 接口模块、增量式正余弦接 口模块、绝对式接口模块、显示屏和 PS/2 接口设备,其中,增量式 TTL 接口模块用于与增量式 TTL 接口类型的编码器连接,增量式正余 弦接口模块用于与增量式正余弦接口类型的编码器连接,绝对式接口 模块用于与绝对式编码器连接,以将其输出的串行数字信号进行差分 信号和单端信号之间相互转换, FPGA 芯片包括有内嵌在片内的 NiosII 处理器,其对输入的信号进行处理,实现对编码器接口的测试。本发 明的装置可以解决现有编码器测试平台中编码器接口不能相互兼容问 题和携带不方便问题,具有成本低、功能强、体积小、结构紧凑、集 成度高的特点。 
华中科技大学 2021-04-11
32位嵌入式微处理器SoC芯片系列
面向客户的嵌入式系统应用要求,采用0.25um工艺,设计主频100MHz以上专用的嵌入式微处理器SoC芯片:32位嵌入式微处理器芯片——SEP3201、高性能32位嵌入式微处理器芯片——众志805、基于ARM内核的32位嵌入式微处理器芯片——Garfield2、Garfield3、Garfield4、Garfield5,如图所示。
东南大学 2021-04-10
语音识别集成电路 IP 与协处理器
1 成果简介语音识别在嵌入式芯片上实现的主要矛盾是算法实现的性能精度与芯片功耗、速度之间的矛盾,一个性能较好的 800 条典型汉语普通话语音识别算法以纯粹软件嵌入方案实现通常需要 200MIPS 以上 ARM( Advanced Risc Machine) MCU 处理速度,因此我们提出语音识别集成电路 IP 与协处理器来克服以上的问题,通过关键运算的硬件化映射来大幅提高语音识别计算的功耗和处理速度。该设计可作为语音识别集成电路 IP 放入客户的 SoC 芯片中,也可作为协处理器放在片外。 关键性能指标如下: *工艺:苏州 HJTC 0.18um 1P6M 标准 CMOS 工艺 *管芯面积: 1.5 x 2mm *逻辑规模: 3 万等效门(标准二输入与非门,不含 SRAM) *I/O 数: 52 封装: CQFP64 *存储规模:片上集成 1 片单口 SRAM,共 4K×16 比特 *供电电压:核心部分->1.8V, IO 部分->3.3V *正常工作频率: 20MHz(最高工作频率 100MHz) *功耗: 80uW/MHz *速度: 4us/帧(特征维数取 27,时钟频率取 20MHz) 图 1 语音识别集成电路版图图 2 ARM+语音识别协处理的测试系统表 1 与其他语音识别芯片的对比2 应用说明语音识别 IP 或协处理器基于对高斯混合模型计算的优化,适合于各种 HMM 模型的模式识别计算,在语音识别、说话人识别、说话人确认、语音合成等方面均可以广泛应用。 语音识别 IP 或协处理器以加速 ASIC 的模式工作,相同时钟主频下计算性能是 TI C54x系列 16bit DSP 的 5.5 倍以上,对主系统计算性能提升可以达到 4~8 倍。 语音识别 IP 或协处理器对于性能要求型场合和功耗限制型场合都十分适合,芯片支持16bit 并行总线接口,适合于各种 32 位/16 位 MCU 系统,迅速为系统集成高性能语音处理能力。3 应用范围车载导航, GPS 手机,支持大规模识别词表(例如万条以上的地名)支持模糊语音检索;低端手机平台,支持语音拨号、语音控制,支持用户身份确认、声纹密码。4 效益分析语音识别 IP 或协处理器芯片可应用拓展到个人移动信息终端的全市场空间,以 GPS 产品为例,细分的预装 GPS、个人导航设备( Portable Navigation Device, PND), GPS 手机三种产品,根据 CCID( Consulting China Research Center)咨询公司预测 2008 年这三者分别约占到全球市场总量的 15%、 35%和 50%。快速增长的 GPS 市场,对语音识别功能有着非常迫切而又实际的需求, GPS 应用提出的超大规模词表、高混淆度和高环境复杂度这一系列语音识别的技术难题,也只能由语音识别芯片解决。语音识别加快了人机交互与地名等信息的检索,可提高驾驶期间操作 GPS 的行车安全性,同时可以反过来进一步促进 GPS 产品的销售增长。 语音识别技术通过芯片在性能得到大幅提升后,将摆脱传统的人名拨号功能,可用于菜单控制、地名、信息、多媒体内容的检索等等。而语音识别芯片使得低功耗和低成本的要求得以满足,有望成为手机人机交互界面( Man-Machine Interface, MMI)发展的新技术增长点,移动通信领域的市场潜力特别巨大。
清华大学 2021-04-13
基于忆阻器实现计算与存储融合的处理器及其操作方法
本发明公开了一种基于忆阻器实质蕴涵操作的计算与存储融合 的处理器及其操作方法;该处理器由多个计算与存储融合单元 (Computing&、Memory-Unit,CMU)通过通信网络相连接。本发明 中使用一种能记忆电阻的器件,即忆阻器。在设计电路时,忆阻器的 阻变特性已参与完成相应的计算,并将计算结果用忆阻器的阻态来保 存,省去了传统计算机系统中将计算结果输出到存储器的步骤,实现 计算与存储的融合。通过通信网络
华中科技大学 2021-04-14
基于忆阻器实现计算与存储融合的处理器及其操作方法
本发明公开了一种基于忆阻器实质蕴涵操作的计算与存储融合 的处理器及其操作方法;该处理器由多个计算与存储融合单元 (Computing&、Memory-Unit,CMU)通过通信网络相连接。本发明 中使用一种能记忆电阻的器件,即忆阻器。在设计电路时,忆阻器的 阻变特性已参与完成相应的计算,并将计算结果用忆阻器的阻态来保 存,省去了传统计算机系统中将计算结果输出到存储器的步骤,实现 计算与存储的融合。通过通信网络
华中科技大学 2021-04-14
中国科协发布2023重大科学问题、工程技术难题和产业技术问题
29个重大问题难题发布!
中国科协 2023-10-23
万兆网络多核处理器 SOC 芯片产业化
本项目是用 28 纳米 FPGA 器件实现了一枚《万兆网络多核处理器》SOC 芯 片。该芯片目标客户是路由器、交换机、防火墙网络设备整机厂商和网络技术 科研、监管机构。该芯片用于拓展网络带宽到 10Gbps,支持 Open Flow 协议, 兼容 IPV4/IPV6 协议,是 SDN 控制器的基础载体,NFV 的运行平台。该芯片是 互联网产业的核心器件、重要的战略物资,国内空白,国家急需。该项目的产 业化包含 SOC 芯片推广,FPGA→ASIC 转化、网络设备整机生产 3 部分。适合 创办的企业为 Fabless 模式集成电路芯片设计为主和网络装备整机生产为辅的电 43 子信息类股份制高科技企业。
山东大学 2021-04-13
一种基于多核处理器的高速印花机图像数据旋转处理系统及方法
本发明公开了一种基于多核处理器的高速印花机图像数据旋转处理系统,包括数据接收设备、数据解析处理设备、数据传输通道和数据输出设备。本发明还公开了一种基于多核处理器的高速印花机图像数据旋转处理方法,其通过以太网接口接收数据,利用处理器的多个核并行处理数据,由FPGA实现数据的输出。相比现有技术,本发明系统及方法能够大大提高数据的旋转效率以及吞吐量,从而实现数码印花机的高效能产出。
浙江大学 2021-04-11
一种基于多核处理器的高速印花机图像数据旋转处理系统及方法
本发明公开了一种基于多核处理器的高速印花机图像数据旋转处理系统,包括数据接收设备、数据解析处理设备、数据传输通道和数据输出设备。本发明还公开了一种基于多核处理器的高速印花机图像数据旋转处理方法,其通过以太网接口接收数据,利用处理器的多个核并行处理数据,由FPGA实现数据的输出。相比现有技术,本发明系统及方法能够大大提高数据的旋转效率以及吞吐量,从而实现数码印花机的高效能产出。
浙江大学 2021-04-11
首页 上一页 1 2 3 4 5 6
  • ...
  • 999 1000 下一页 尾页
    热搜推荐:
    1
    云上高博会企业会员招募
    2
    64届高博会于2026年5月在南昌举办
    3
    征集科技创新成果
    中国高等教育学会版权所有
    北京市海淀区学院路35号世宁大厦二层 京ICP备20026207号-1