高等教育领域数字化综合服务平台
云上高博会服务平台 高校科技成果转化对接服务平台 大学生创新创业服务平台 登录 | 注册
|
搜索
搜 索
  • 综合
  • 项目
  • 产品
日期筛选: 一周内 一月内 一年内 不限
32位嵌入式微处理器SoC芯片系列
面向客户的嵌入式系统应用要求,采用0.25um工艺,设计主频100MHz以上专用的嵌入式微处理器SoC芯片:32位嵌入式微处理器芯片——SEP3201、高性能32位嵌入式微处理器芯片——众志805、基于ARM内核的32位嵌入式微处理器芯片——Garfield2、Garfield3、Garfield4、Garfield5,如图所示。
东南大学 2021-04-10
语音识别集成电路 IP 与协处理器
1 成果简介语音识别在嵌入式芯片上实现的主要矛盾是算法实现的性能精度与芯片功耗、速度之间的矛盾,一个性能较好的 800 条典型汉语普通话语音识别算法以纯粹软件嵌入方案实现通常需要 200MIPS 以上 ARM( Advanced Risc Machine) MCU 处理速度,因此我们提出语音识别集成电路 IP 与协处理器来克服以上的问题,通过关键运算的硬件化映射来大幅提高语音识别计算的功耗和处理速度。该设计可作为语音识别集成电路 IP 放入客户的 SoC 芯片中,也可作为协处理器放在片外。 关键性能指标如下: *工艺:苏州 HJTC 0.18um 1P6M 标准 CMOS 工艺 *管芯面积: 1.5 x 2mm *逻辑规模: 3 万等效门(标准二输入与非门,不含 SRAM) *I/O 数: 52 封装: CQFP64 *存储规模:片上集成 1 片单口 SRAM,共 4K×16 比特 *供电电压:核心部分->1.8V, IO 部分->3.3V *正常工作频率: 20MHz(最高工作频率 100MHz) *功耗: 80uW/MHz *速度: 4us/帧(特征维数取 27,时钟频率取 20MHz) 图 1 语音识别集成电路版图图 2 ARM+语音识别协处理的测试系统表 1 与其他语音识别芯片的对比2 应用说明语音识别 IP 或协处理器基于对高斯混合模型计算的优化,适合于各种 HMM 模型的模式识别计算,在语音识别、说话人识别、说话人确认、语音合成等方面均可以广泛应用。 语音识别 IP 或协处理器以加速 ASIC 的模式工作,相同时钟主频下计算性能是 TI C54x系列 16bit DSP 的 5.5 倍以上,对主系统计算性能提升可以达到 4~8 倍。 语音识别 IP 或协处理器对于性能要求型场合和功耗限制型场合都十分适合,芯片支持16bit 并行总线接口,适合于各种 32 位/16 位 MCU 系统,迅速为系统集成高性能语音处理能力。3 应用范围车载导航, GPS 手机,支持大规模识别词表(例如万条以上的地名)支持模糊语音检索;低端手机平台,支持语音拨号、语音控制,支持用户身份确认、声纹密码。4 效益分析语音识别 IP 或协处理器芯片可应用拓展到个人移动信息终端的全市场空间,以 GPS 产品为例,细分的预装 GPS、个人导航设备( Portable Navigation Device, PND), GPS 手机三种产品,根据 CCID( Consulting China Research Center)咨询公司预测 2008 年这三者分别约占到全球市场总量的 15%、 35%和 50%。快速增长的 GPS 市场,对语音识别功能有着非常迫切而又实际的需求, GPS 应用提出的超大规模词表、高混淆度和高环境复杂度这一系列语音识别的技术难题,也只能由语音识别芯片解决。语音识别加快了人机交互与地名等信息的检索,可提高驾驶期间操作 GPS 的行车安全性,同时可以反过来进一步促进 GPS 产品的销售增长。 语音识别技术通过芯片在性能得到大幅提升后,将摆脱传统的人名拨号功能,可用于菜单控制、地名、信息、多媒体内容的检索等等。而语音识别芯片使得低功耗和低成本的要求得以满足,有望成为手机人机交互界面( Man-Machine Interface, MMI)发展的新技术增长点,移动通信领域的市场潜力特别巨大。
清华大学 2021-04-13
万兆网络多核处理器 SOC 芯片产业化
本项目是用 28 纳米 FPGA 器件实现了一枚《万兆网络多核处理器》SOC 芯 片。该芯片目标客户是路由器、交换机、防火墙网络设备整机厂商和网络技术 科研、监管机构。该芯片用于拓展网络带宽到 10Gbps,支持 Open Flow 协议, 兼容 IPV4/IPV6 协议,是 SDN 控制器的基础载体,NFV 的运行平台。该芯片是 互联网产业的核心器件、重要的战略物资,国内空白,国家急需。该项目的产 业化包含 SOC 芯片推广,FPGA→ASIC 转化、网络设备整机生产 3 部分。适合 创办的企业为 Fabless 模式集成电路芯片设计为主和网络装备整机生产为辅的电 43 子信息类股份制高科技企业。
山东大学 2021-04-13
利用 Xeon Phi 协处理器提升布隆滤波器处理性能的系统及方法
本发明公开了一种利用 Xeon-Phi 协处理器提升布隆滤波器处理 性能的系统及方法,包括:性能采样模块、任务调度模块、通信模块 和任务处理模块。性能采样模块用于获取宿主端和协处理器端的处理 能力,决定两端分配的任务比例;任务调度模块控制宿主端和协处理 器端之间整体的任务调度;通信模块管理宿主端和协处理器端的通讯; 任务处理模块负责任务的查询与计算。系统将每个任务分配给相应的 线程,每个线程在一个私有的子向量进行处理
华中科技大学 2021-04-14
一种沥青混合料多序列动态蠕变试验数据处理及分析方法
本发明公开了一种沥青混合料多序列动态蠕变试验数据处理及分析方法,通过设计一个巴特沃斯低通滤波器对试验测得的蠕变变形数据进行低通滤波,得到平滑的蠕变曲线,再分别计算每个加载序列的平均永久应变率,然后根据公式计算评价沥青混合料蠕变特性的三个指标:应变率敏感指数SRSI、复合平均永久应变率CAPSR、复合蠕变劲度模量CCSM:SRSI越大,意味着该应力状况对材料蠕变的影响越显著;CAPSR则代表了多种复杂应力状况下的等效应变率,该值越大,表明在材料在一次加载中产生的永久应变越大,材料的高温性能越差;CCSM代表了在蠕变试验结束时材料的抗永久变形能力的强弱,该值越大,证明材料的高温性能越好。
东南大学 2021-04-11
一种基于多核处理器的高速数码印花处理系统及方法
本发明公开了一种基于多核式处理器的高速数码印花处理系统,包括千兆以太网接口、I2C接口、StreamIO接口和多核处理器;多核处理器包括命令接收单元、命令处理单元、命令输出单元、数据接收单元、压缩数据缓存单元、数据解压单元、解压数据缓存单元和数据输出单元;同时本发明还公开了一种基于多核式处理器的高速数码印花处理方法。本发明以高性能多核处理器为核心,通过千兆以太网和StreamIO接口来完成打印数据从PC机到打印喷头的高速传输,通过千兆以太网和I2C接口实现打印命令的处理和转发,同时完成打印图像数据的解压缩和图像旋转等处理工作,大大提高了数码印花系统的工作效率。
浙江大学 2021-04-11
一种基于 NiosII 处理器的编码器接口测试装置
本发明公开了一种基于 Nios-II 处理器的编码器接口测试装置, 包括 FPGA 芯片和与其相连的增量式 TTL 接口模块、增量式正余弦接 口模块、绝对式接口模块、显示屏和 PS/2 接口设备,其中,增量式 TTL 接口模块用于与增量式 TTL 接口类型的编码器连接,增量式正余 弦接口模块用于与增量式正余弦接口类型的编码器连接,绝对式接口 模块用于与绝对式编码器连接,以将其输出的串行数字信号进行差分 信号和单端信号之间相互转换, FPGA 芯片包括有内嵌在片内的 NiosII 处理器,其对输入的信号进行处理,实现对编码器接口的测试。本发 明的装置可以解决现有编码器测试平台中编码器接口不能相互兼容问 题和携带不方便问题,具有成本低、功能强、体积小、结构紧凑、集 成度高的特点。 
华中科技大学 2021-04-11
理学院大数据研究团队在人工智能与大数据处理领域发表系列高水平研究成果
我校理学院大数据研究团队在人工智能与大数据处理技术研究方面取得系列进展,研究成果分别发表在IEEE Transactions on Neural Networks and Learning Systems、IEEE Transactions on Cybernetics和Information Sciences三大人工智能顶级期刊。神经网络是人工智能领域中目前最为火热的研究方向——深度学习的架构基础。虽然深度学习在近几年发展迅速,但是关于如何设计最优神经网络架构的问题仍处于探索阶段。该团队分别针对人工智能中神经网络结构复杂、高维大规模数据存在无效和冗余特征、难以获取长时序信息等问题与缺陷,设计出了一系列网络结构优化、大数据特征选择和时序循环神经网络模型,有效改善了上述不足,提高了人工智能模型的学习性能。 题目为《带Group Lasso惩罚与控制冗余的神经网络特征选择》(Feature Selection using a Neural Network With Group Lasso Regularization and Controlled Redundancy)的研究论文发表在人工智能领域权威国际期刊IEEE Transactions on Neural Networks and Learning Systems。王健副教授和博士生张华清为该论文共同第一作者, 我校荣誉教授Nikhil R. Pal院士(印度统计研究所)参与指导,中国石油大学(华东)为第一署名单位。该项工作得到国家自然科学基金、国家科技重大专项、山东自然科学基金、中央高校基本科研业务费、中国石油天然气集团公司重大科技项目以及山东省高校青年创新科技支撑计划的资助。 特征选择技术也称属性选择,是指从原始特征或属性中选择出最有效的特征或属性以降低数据维度的过程,它是人工智能数据预处理环节的重要步骤,也是大数据处理技术的重要环节。该项工作在神经网络中嵌入Group Lasso惩罚项并实现特征冗余控制,在选出对解决问题最有帮助、蕴含信息量最大的特征或属性的同时,控制所选特征子集的冗余程度,以达到降维的最优效果,从而使模型的泛化能力更强,降低神经网络模型产生过拟合的风险。 题目为《基于L1正则化的神经网络结构优化模型设计与分析》(Learning Optimized Structure of Neural Networks by Hidden Node Pruning With L1Regularization)的研究论文发表在国际人工智能领域权威期刊IEEE Transactions on Cybernetics。硕士生谢雪涛和博士生张华清为论文共同第一作者,王健副教授为通讯作者,我校荣誉教授Nikhil R. Pal院士(印度统计研究所)参与指导,中国石油大学(华东)为第一署名单位。该项研究成果得到了国家自然科学基金、山东省自然科学基金和中央高校基本科研业务费的资助。 该项工作借助L1正则子具有的稀疏表达能力,提出两种神经网络结构优化学习模型;本项工作另外一个突出贡献就是提出了一种简单且具有通用性的收敛性证明方法,同时保证了模型设计的合理性。实验结果表明所提出模型具有强大的鲁棒性、广泛的适用性、理想的剪枝能力和良好的泛化能力,适用处理高维大数据。该研究成果在人工智能与深度学习构造最简网络结构方面具有很强的指导作用和应用推广价值。
中国石油大学(华东) 2021-02-01
类脑神经网络处理器芯片设计与应用研究
一、项目简介 随着AlphaGo及其Zero的相继推出,近年来以神经网络计算为基础的深度学习及相关优化算法已成为人们研究AI的热点。深度学习算法在AlphaGo中的成功应用主要是依赖神经网络监督学习的网络层次及神经元数量提升,而其Zero的应用不同则是在于引进了博弈优化的思想,这就给以并行计算为核心的神经网络优化算法理论研究提供新的思路。 鉴于传统神经网络优化算法面临非全局优化的难题,我们基于吉布斯分布采样优化计算,提出一种以脉冲神经元构成的混合网络结构动力学系统来实现的神经网络全局优化算法,引进纳什平衡理论来优化的神经网络计算方案,并设计一款相应的通用神经网络并行处理器芯片,以新型芯片编程架构模拟人脑功能进行感知、行为和思考新型芯。 二、前期研究基础 本团队主要是由厦门大学福建省集成电路设计工程技术研究中心、厦门大学集成电路设计与测试分析福建省高校重点实验室的教师与学生组成的,主要从事人工智能、网络通讯、集成电路设计、纳米单电子器件等方面的研究工作,并积累了深厚的研究基础。团队首席科学家郭东辉教授十多年前曾在美国加州Berkeley 大学非线性电路实验室访问,从事有关细胞神经网络(CNN)有关课题的研究,先后主持国家自然科学基金项目五项,其中与神经网络研究内容相关的有两项,分别是《视觉神经网络光电集成系统的研究》(批准号:69686004)和《混沌神经网络加密算法及其相应集成电路的设计研究》(批准号:60076015)。 本团队同时也是厦门市集成电路设计公共服务平台的主要技术支撑单位。在厦门市科技重大专项经费的支持下,我们配备了开展模拟及数字SOC 芯片设计所需要的各种EDA 工具和IC 测试设备。此外,厦门集成电路设计公共服务平台也是TSMC、SMIC 等芯片制造厂重要合作伙伴,并与厦门联芯、三安集成等芯片制造厂也有长期的合作协议,可以进行包括射频及功率芯片在内各类模拟及数字SOC 芯片的设计流片。同样,在学校211 和985 经费的支持下,本团队也独立配备了8 台IBM 服务器分别运行MATLAB、OPNET、SPW、ANSYS、Silvaco TCAD 等系统设计与器件工艺仿真工具。本团队所在的微电子与集成电路学科也已列入我校“双一流”建设学科,有关类脑芯片设计相关课题研究所需要的科研环境建设将得到重点支持。特别是厦门联芯公司在量产后,已将本团队作为其先导技术开发的重要合作伙伴,也委托我们开发相应的器件模型及电路工艺库。在厦门火炬高新区及厦门市IC 平台的支持下,厦门联芯公司还可以为我们团队提供免费的MPW流片业务。 自2009年,本团队与福建新大陆电脑股份有限公司签署 “共建SoC联合实验室”以来,基于该平台,每年合作项目经费近百万,同时还完成了多项横向合作项目:面向金融、税控的专用信息处理与控制SoC芯片开发、安全密码算法研究、区块链接技术研究等等,培养了大批优秀的硕士毕业生;厦门市美亚柏科信息股份有限公司是本团队的长期合作伙伴之一。 总之,不管从算法理论研究还是从应用技术开发来看,本课题组已具备相当优秀的研究基础和研究经验,以及显著的前沿技术攻关能力。 三、应用技术成果我们的相关研究成果也得到企业界的重视和肯定,课题组先后承担过如深圳 华为公司首歀交换芯片项目的调度算法设计、福建新大陆首款二维码识别芯片的算法及后端版图综合设计、台湾盛群公司首款32 位处理器及专用处理器编译器开发和厦门元顺公司多款电源管理芯片的设计。最近课题组还为我国某研究机构开发28nm 的低功耗设计流程专门设计一款挂载加可重构解密算法协处理器的32 位通用处理器验证芯片。
厦门大学 2021-04-11
后 E 级时代的新型高能效处理器体系结构
研发阶段/n拟突破传统的控制流模式,开展新型高能效处理器体系结构的研究,主要研究 内容包括:(1)新型的并行计算模型,拟研究支持控数协同的新型并行计算模型, 为高能效处理器体系结构提供理论指导;(2)新型的高能效处理器体系结构,拟 研究新型计算模型指导下的控数协同处理器体系结构,兼顾通用性和高能效;(3) 基于新器件的高能效体系结构,拟研究基于超导器件的高能效体系结构设计,以进 一步提升处理器能效比;(4)高能效体系结构和应用的协同优化,拟研究后E级计 算典型应用和控数协同体系结构的协同优化,验证新
中国科学院大学 2021-01-12
首页 上一页 1 2 3 4 5 6
  • ...
  • 436 437 下一页 尾页
    热搜推荐:
    1
    云上高博会企业会员招募
    2
    63届高博会于5月23日在长春举办
    3
    征集科技创新成果
    中国高等教育学会版权所有
    北京市海淀区学院路35号世宁大厦二层 京ICP备20026207号-1