高等教育领域数字化综合服务平台
云上高博会服务平台 高校科技成果转化对接服务平台 大学生创新创业服务平台 登录 | 注册
|
搜索
搜 索
  • 综合
  • 项目
  • 产品
日期筛选: 一周内 一月内 一年内 不限
软硬件混合的多媒体处理器芯片设计
目前,多媒体视频领域存在多个编码标准,包括 mpeg1/mpeg2/mpeg4/h.264,以及我们国家拥有自主知识产权的 AVS 标准。mpeg4 标准之中又包括 xvid、divx 等,而 h.264 可能 93 合作方式 商谈。4 所属行业领域 电子信息领域。也将存在多种编码标准。其中新的编码标准,如 h.264、VC-1 等,由于其需要较高的处理能 力,仅仅依靠嵌入式 CPU 或 DSP 的多媒体解决方案是无法获得满意的性能指标的,因此必 须采用专用集成电路(ASIC)方法来实现硬件加速功能。但这种 ASIC 设计方法——即通过硬件实现直接提供某种(些)编码格式的支持缺乏灵 活性,一旦有种新的编码标准推出,就需要重新设计开发芯片。面对众多的媒体编码标准, 这种方式增加了设计以及应用成本。而就目前市场发展来看,多种视频编解码技术将长期共 存,迫使芯片业界必须迅速攻克灵活性、兼容性等难题。为解决这一问题,清华大学设计了 一种软硬件混合的多媒体处理器解决方案,支持 mpeg1/mpeg2/mpeg4 /h.264/AVS 视频标准 以及相关的音频编码标准。其核心是设计一种多媒体处理芯片,该芯片对于通用的多媒体编 码中的计算密集型的数据处理,如运动补偿算法(Motion Compensation)、反离散余弦变化 (iDCT)、色彩空间转换等,采用 ASIC 实现。在此硬件平台之上,设计一套与具体标准无 关的多媒体处理通用软件开发接口,实现软硬件混合的媒体处理。这样就能够增加媒体处理 的灵活性——可以通过修改软件来支持新的编码标准或者新的应用。
清华大学 2021-04-11
32位嵌入式微处理器SoC芯片系列
面向客户的嵌入式系统应用要求,采用0.25um工艺,设计主频100MHz以上专用的嵌入式微处理器SoC芯片:32位嵌入式微处理器芯片——SEP3201、高性能32位嵌入式微处理器芯片——众志805、基于ARM内核的32位嵌入式微处理器芯片——Garfield2、Garfield3、Garfield4、Garfield5,如图所示。
东南大学 2021-04-10
语音识别集成电路 IP 与协处理器
1 成果简介语音识别在嵌入式芯片上实现的主要矛盾是算法实现的性能精度与芯片功耗、速度之间的矛盾,一个性能较好的 800 条典型汉语普通话语音识别算法以纯粹软件嵌入方案实现通常需要 200MIPS 以上 ARM( Advanced Risc Machine) MCU 处理速度,因此我们提出语音识别集成电路 IP 与协处理器来克服以上的问题,通过关键运算的硬件化映射来大幅提高语音识别计算的功耗和处理速度。该设计可作为语音识别集成电路 IP 放入客户的 SoC 芯片中,也可作为协处理器放在片外。 关键性能指标如下: *工艺:苏州 HJTC 0.18um 1P6M 标准 CMOS 工艺 *管芯面积: 1.5 x 2mm *逻辑规模: 3 万等效门(标准二输入与非门,不含 SRAM) *I/O 数: 52 封装: CQFP64 *存储规模:片上集成 1 片单口 SRAM,共 4K×16 比特 *供电电压:核心部分->1.8V, IO 部分->3.3V *正常工作频率: 20MHz(最高工作频率 100MHz) *功耗: 80uW/MHz *速度: 4us/帧(特征维数取 27,时钟频率取 20MHz) 图 1 语音识别集成电路版图图 2 ARM+语音识别协处理的测试系统表 1 与其他语音识别芯片的对比2 应用说明语音识别 IP 或协处理器基于对高斯混合模型计算的优化,适合于各种 HMM 模型的模式识别计算,在语音识别、说话人识别、说话人确认、语音合成等方面均可以广泛应用。 语音识别 IP 或协处理器以加速 ASIC 的模式工作,相同时钟主频下计算性能是 TI C54x系列 16bit DSP 的 5.5 倍以上,对主系统计算性能提升可以达到 4~8 倍。 语音识别 IP 或协处理器对于性能要求型场合和功耗限制型场合都十分适合,芯片支持16bit 并行总线接口,适合于各种 32 位/16 位 MCU 系统,迅速为系统集成高性能语音处理能力。3 应用范围车载导航, GPS 手机,支持大规模识别词表(例如万条以上的地名)支持模糊语音检索;低端手机平台,支持语音拨号、语音控制,支持用户身份确认、声纹密码。4 效益分析语音识别 IP 或协处理器芯片可应用拓展到个人移动信息终端的全市场空间,以 GPS 产品为例,细分的预装 GPS、个人导航设备( Portable Navigation Device, PND), GPS 手机三种产品,根据 CCID( Consulting China Research Center)咨询公司预测 2008 年这三者分别约占到全球市场总量的 15%、 35%和 50%。快速增长的 GPS 市场,对语音识别功能有着非常迫切而又实际的需求, GPS 应用提出的超大规模词表、高混淆度和高环境复杂度这一系列语音识别的技术难题,也只能由语音识别芯片解决。语音识别加快了人机交互与地名等信息的检索,可提高驾驶期间操作 GPS 的行车安全性,同时可以反过来进一步促进 GPS 产品的销售增长。 语音识别技术通过芯片在性能得到大幅提升后,将摆脱传统的人名拨号功能,可用于菜单控制、地名、信息、多媒体内容的检索等等。而语音识别芯片使得低功耗和低成本的要求得以满足,有望成为手机人机交互界面( Man-Machine Interface, MMI)发展的新技术增长点,移动通信领域的市场潜力特别巨大。
清华大学 2021-04-13
利用 Xeon Phi 协处理器提升布隆滤波器处理性能的系统及方法
本发明公开了一种利用 Xeon-Phi 协处理器提升布隆滤波器处理 性能的系统及方法,包括:性能采样模块、任务调度模块、通信模块 和任务处理模块。性能采样模块用于获取宿主端和协处理器端的处理 能力,决定两端分配的任务比例;任务调度模块控制宿主端和协处理 器端之间整体的任务调度;通信模块管理宿主端和协处理器端的通讯; 任务处理模块负责任务的查询与计算。系统将每个任务分配给相应的 线程,每个线程在一个私有的子向量进行处理
华中科技大学 2021-04-14
一种基于 NiosII 处理器的编码器接口测试装置
本发明公开了一种基于 Nios-II 处理器的编码器接口测试装置, 包括 FPGA 芯片和与其相连的增量式 TTL 接口模块、增量式正余弦接 口模块、绝对式接口模块、显示屏和 PS/2 接口设备,其中,增量式 TTL 接口模块用于与增量式 TTL 接口类型的编码器连接,增量式正余 弦接口模块用于与增量式正余弦接口类型的编码器连接,绝对式接口 模块用于与绝对式编码器连接,以将其输出的串行数字信号进行差分 信号和单端信号之间相互转换, FPGA 芯片包括有内嵌在片内的 NiosII 处理器,其对输入的信号进行处理,实现对编码器接口的测试。本发 明的装置可以解决现有编码器测试平台中编码器接口不能相互兼容问 题和携带不方便问题,具有成本低、功能强、体积小、结构紧凑、集 成度高的特点。 
华中科技大学 2021-04-11
类脑神经网络处理器芯片设计与应用研究
一、项目简介 随着AlphaGo及其Zero的相继推出,近年来以神经网络计算为基础的深度学习及相关优化算法已成为人们研究AI的热点。深度学习算法在AlphaGo中的成功应用主要是依赖神经网络监督学习的网络层次及神经元数量提升,而其Zero的应用不同则是在于引进了博弈优化的思想,这就给以并行计算为核心的神经网络优化算法理论研究提供新的思路。 鉴于传统神经网络优化算法面临非全局优化的难题,我们基于吉布斯分布采样优化计算,提出一种以脉冲神经元构成的混合网络结构动力学系统来实现的神经网络全局优化算法,引进纳什平衡理论来优化的神经网络计算方案,并设计一款相应的通用神经网络并行处理器芯片,以新型芯片编程架构模拟人脑功能进行感知、行为和思考新型芯。 二、前期研究基础 本团队主要是由厦门大学福建省集成电路设计工程技术研究中心、厦门大学集成电路设计与测试分析福建省高校重点实验室的教师与学生组成的,主要从事人工智能、网络通讯、集成电路设计、纳米单电子器件等方面的研究工作,并积累了深厚的研究基础。团队首席科学家郭东辉教授十多年前曾在美国加州Berkeley 大学非线性电路实验室访问,从事有关细胞神经网络(CNN)有关课题的研究,先后主持国家自然科学基金项目五项,其中与神经网络研究内容相关的有两项,分别是《视觉神经网络光电集成系统的研究》(批准号:69686004)和《混沌神经网络加密算法及其相应集成电路的设计研究》(批准号:60076015)。 本团队同时也是厦门市集成电路设计公共服务平台的主要技术支撑单位。在厦门市科技重大专项经费的支持下,我们配备了开展模拟及数字SOC 芯片设计所需要的各种EDA 工具和IC 测试设备。此外,厦门集成电路设计公共服务平台也是TSMC、SMIC 等芯片制造厂重要合作伙伴,并与厦门联芯、三安集成等芯片制造厂也有长期的合作协议,可以进行包括射频及功率芯片在内各类模拟及数字SOC 芯片的设计流片。同样,在学校211 和985 经费的支持下,本团队也独立配备了8 台IBM 服务器分别运行MATLAB、OPNET、SPW、ANSYS、Silvaco TCAD 等系统设计与器件工艺仿真工具。本团队所在的微电子与集成电路学科也已列入我校“双一流”建设学科,有关类脑芯片设计相关课题研究所需要的科研环境建设将得到重点支持。特别是厦门联芯公司在量产后,已将本团队作为其先导技术开发的重要合作伙伴,也委托我们开发相应的器件模型及电路工艺库。在厦门火炬高新区及厦门市IC 平台的支持下,厦门联芯公司还可以为我们团队提供免费的MPW流片业务。 自2009年,本团队与福建新大陆电脑股份有限公司签署 “共建SoC联合实验室”以来,基于该平台,每年合作项目经费近百万,同时还完成了多项横向合作项目:面向金融、税控的专用信息处理与控制SoC芯片开发、安全密码算法研究、区块链接技术研究等等,培养了大批优秀的硕士毕业生;厦门市美亚柏科信息股份有限公司是本团队的长期合作伙伴之一。 总之,不管从算法理论研究还是从应用技术开发来看,本课题组已具备相当优秀的研究基础和研究经验,以及显著的前沿技术攻关能力。 三、应用技术成果我们的相关研究成果也得到企业界的重视和肯定,课题组先后承担过如深圳 华为公司首歀交换芯片项目的调度算法设计、福建新大陆首款二维码识别芯片的算法及后端版图综合设计、台湾盛群公司首款32 位处理器及专用处理器编译器开发和厦门元顺公司多款电源管理芯片的设计。最近课题组还为我国某研究机构开发28nm 的低功耗设计流程专门设计一款挂载加可重构解密算法协处理器的32 位通用处理器验证芯片。
厦门大学 2021-04-11
后 E 级时代的新型高能效处理器体系结构
研发阶段/n拟突破传统的控制流模式,开展新型高能效处理器体系结构的研究,主要研究 内容包括:(1)新型的并行计算模型,拟研究支持控数协同的新型并行计算模型, 为高能效处理器体系结构提供理论指导;(2)新型的高能效处理器体系结构,拟 研究新型计算模型指导下的控数协同处理器体系结构,兼顾通用性和高能效;(3) 基于新器件的高能效体系结构,拟研究基于超导器件的高能效体系结构设计,以进 一步提升处理器能效比;(4)高能效体系结构和应用的协同优化,拟研究后E级计 算典型应用和控数协同体系结构的协同优化,验证新
中国科学院大学 2021-01-12
基于忆阻器实现计算与存储融合的处理器及其操作方法
本发明公开了一种基于忆阻器实质蕴涵操作的计算与存储融合 的处理器及其操作方法;该处理器由多个计算与存储融合单元 (Computing&、Memory-Unit,CMU)通过通信网络相连接。本发明 中使用一种能记忆电阻的器件,即忆阻器。在设计电路时,忆阻器的 阻变特性已参与完成相应的计算,并将计算结果用忆阻器的阻态来保 存,省去了传统计算机系统中将计算结果输出到存储器的步骤,实现 计算与存储的融合。通过通信网络
华中科技大学 2021-04-14
基于忆阻器实现计算与存储融合的处理器及其操作方法
本发明公开了一种基于忆阻器实质蕴涵操作的计算与存储融合 的处理器及其操作方法;该处理器由多个计算与存储融合单元 (Computing&、Memory-Unit,CMU)通过通信网络相连接。本发明 中使用一种能记忆电阻的器件,即忆阻器。在设计电路时,忆阻器的 阻变特性已参与完成相应的计算,并将计算结果用忆阻器的阻态来保 存,省去了传统计算机系统中将计算结果输出到存储器的步骤,实现 计算与存储的融合。通过通信网络
华中科技大学 2021-04-14
一种嵌入式处理器的未知恶意代码检测方法
本发明公开了一种嵌入式处理器的未知恶意代码检测方法,包 括创建嵌入式系统自体集、生成检测器集、检测未知恶意代码的步骤; 在处理器指令级对系统内正常程序的指令序列信息进行采集编码生成 二进制串集合作为自体集,随机生成二进制串作为候选检测器,并将 其与自体集中的元素进行否定选择生成检测器集;利用检测器集里的 二进制串与从指令级收集到的待检测代码的行为信息二进制串进行匹 配;采用双阈值的海民规则进行自体集的二进制串、检测器
华中科技大学 2021-04-14
首页 上一页 1 2 3 4 5 6
  • ...
  • 408 409 下一页 尾页
    热搜推荐:
    1
    云上高博会企业会员招募
    2
    63届高博会于5月23日在长春举办
    3
    征集科技创新成果
    中国高等教育学会版权所有
    北京市海淀区学院路35号世宁大厦二层 京ICP备20026207号-1